판매용 중고 TERADYNE Catalyst #145333
URL이 복사되었습니다!
ID: 145333
Tester
Configuration:
2 processor system
Processor 1: 1280 MHz sparcv9 (online)
Processor 2: 1280 MHz sparcv9 (online)
PCI based system
Terabus is present
TCI is present
CATALYST_TH 1
BACKPLANE A
#Slot Type Num XptA XptB Name
2 879-858-35 0 # 23 24 PLFD CC
3 879-858-25 0 # 21 22 PLFS CC
4 000-000-00 0 # 19 20 EMPTY
5 879-792-01 0 # 17 18 TIME CC
6 879-857-01 0 # 15 16 PMM CC-01
7 000-000-00 0 # 13 14 EMPTY
8 949-658-00 0 # 11 12 LFAC DUAL CC
9 949-658-00 0 # 9 10 LFAC DUAL CC
10 949-681-50 0 # 7 8 VHFAWG400 DIFF CC
11 949-672-50 0 # 5 6 VHFDIG CC
14 803-594-00 0 # 25 26 UHFSRC CC
15 803-596-05 0 # 27 28 UWPORT
16 803-595-00 0 # 29 30 UWMM
17 949-643-00 0 # 31 32 TJD CC
18 803-596-05 0 # 33 34 UWPORT
19 803-594-00 0 # 35 36 UHFSRC CC
20 803-594-00 0 # 37 38 UHFSRC CC
21 000-000-00 0 # 39 40 EMPTY
22 879-858-25 0 # 41 42 PLFS CC
23 879-858-35 0 # 43 44 PLFD CC
1 949-669-00 0 # 3 0 HAS (Left HAS LA669-00)
13 949-668-00 0 # 0 0 CATALYST HAC
12 949-667-00 0 # 0 0 DIF
24 949-669-01 0 # 4 0 HAS (Right HAS LA669-01)
END
RF_PIPES 1
pipe-name slot schan description
Z8A 15 1 # UWPORT (OSP)
Z7A 15 2 # UWPORT (OSP)
Z6A 15 3 # UWPORT (OSP)
Z5A 15 4 # UWPORT (OSP)
Z4A 18 1 # UWPORT (OSP)
Z3A 18 2 # UWPORT (OSP)
Z2A 18 3 # UWPORT (OSP)
Z1A 18 4 # UWPORT (OSP)
END
RF_CONNECTIONS 1
RF pipe connections between channel cards
slot schan slot schan
14 1 to 15 5
16 3 to 15 7
19 1 to 18 5
20 1 to 18 6
16 1 to 18 7
END
Up to 4 Precision AC Card Cages are allowed
PRECISION_AC 1
Slot Type Num Name
1 949-718-00 0 # PLFDIG TCI
2 879-764-01 0 # PLFSRC
3 879-779-00 0 # 1M SMEM
4 949-660-01 0 # LFACDIG
5 949-660-00 0 # LFACDIG
6 949-659-00 0 # LFACSRC
7 949-659-00 0 # LFACSRC
8 949-671-01 0 # PACS CAGE INT
END
PRECISION_AC 2
Slot Type Num Name
1 949-718-00 0 # PLFDIG TCI
2 879-764-01 0 # PLFSRC
3 879-779-00 0 # 1M SMEM
4 949-827-00 0 # VHFAWG
5 949-664-00 0 # VHFDIG MF
6 949-320-00 0 # UWMS
7 949-608-00 0 # VHFAWG
8 949-671-01 0 # PACS CAGE INT
END
Up to 8 Universal Backplane/Synch Power Subsystem cages are allowed
For the Synch Power Subsystem:
Slot Type Name Instr1 # Instr2 # Ammeter #
Instr1 # - insrument connected to the first two matrix lines
Instr2 # - insrument connected to the last two matrix lines
Ammeter # - ammeter connection
to AVOID errors, put NO 0 if no instrument is connected.
UB_SPS_CAGE 1
Slot Type Num Name
1 879-802-02 0 # UB_SPS_802
2 517-301-00 0 # UB_APU
3 517-301-00 0 # UB_APU
4 517-301-00 0 # UB_APU
5 517-301-00 0 # UB_APU
6 517-301-00 0 # UB_APU
7 517-301-00 0 # UB_APU
8 517-301-00 0 # UB_APU
9 517-301-00 0 # UB_APU
10 517-301-00 0 # UB_APU
11 517-301-00 0 # UB_APU
12 517-301-00 0 # UB_APU
13 517-301-00 0 # UB_APU
14 879-925-01 0 # UB_60_V_SRC MAT 1
15 879-925-01 0 # UB_60_V_SRC DUT 1
16 879-925-01 0 # UB_60_V_SRC MAT 2
17 879-925-01 0 # UB_60_V_SRC MAT 3
18 879-925-01 0 # UB_60_V_SRC MAT 5
19 879-925-01 0 # UB_60_V_SRC DUT 5
21 879-690-00 0 # UB_ASY
22 517-300-01 0 # UB_TJ300
END
HSD100_CHAN_CAGE 1
Slot Type Num Fld1 Fld2 Name
1 949-921-01 0 # HSD CDM 400
2 949-921-01 0 # HSD CDM 400
3 949-921-01 0 # HSD CDM 400
4 949-921-01 0 # HSD CDM 400
5 949-820-10 0 # HSD CSB
6 949-921-01 0 # HSD CDM 400
7 949-921-01 0 # HSD CDM 400
8 949-921-01 0 # HSD CDM 400
9 949-921-01 0 # HSD CDM 400
END
HSD100_CHAN_CAGE 2
Slot Type Num Fld1 Fld2 Name
5 949-820-00 0 # HSD CSB
END
CATALYST_TH 1
BACKPLANE B
Slot Type Num Name
29 949-626-10 0 # HSD THS
43 949-625-00 0 # HSD DTH
44 949-625-00 0 # HSD DTH
45 949-625-00 0 # HSD DTH
46 949-625-00 0 # HSD DTH
47 949-626-20 0 # HSD THS/HCLK
48 949-625-00 0 # HSD DTH
49 949-625-00 0 # HSD DTH
50 949-625-00 0 # HSD DTH
51 949-625-00 0 # HSD DTH
61 949-625-00 0 # HSD DTH
62 949-625-00 0 # HSD DTH
63 949-625-00 0 # HSD DTH
64 949-625-00 0 # HSD DTH
65 949-626-00 0 # HSD THS
66 949-625-00 0 # HSD DTH
67 949-625-00 0 # HSD DTH
68 949-625-00 0 # HSD DTH
69 949-625-00 0 # HSD DTH
74 949-626-10 0 # HSD THS
END
Trigger Switch Yard
Note: The logical slot numbers below correspond to the physical slot numbers only for test systems which contain a TSY card cage. In test systems which contain an SCS/TSY card cage the mapping is:
Logical TSY slot (below) Physical slot
1 -> 2
3 -> 1
TSY CAGE
Slot Type Num Name
1 879-655-02 0 # TSY
2 000-000-00 0 # EMPTY
3 000-000-00 0 # EMPTY
4 000-000-00 0 # EMPTY
END
Time Subsystem
TIME_SUBSYSTEM
# Board ID Name
879-793-00 # TMS Timer
879-794-01 # TMS Counter
879-795-01 # TMS Support
END
# The UWMS option resides in the PACS cage and is composed of two
# plug-in modules that may reside in one of three locations A, B or C.
# A zero in the type field indicates no plug-in module.
# PACS_UW <n> - indicates PACS cage number of these UWMS options
# Slot - indicates slot number and module position for this UWMS option
# Type - board identification number
# AWG Num - AWG instrument number connected to this UWMS option
# UHFSRC Num - UHF instrument number that has this UWMS option
# MODSRC Num - First or second MODSRC connected to above UHFSRC
#
PACS_UW 2
# AWG UHFSRC MODSRC
#Slot Type Rev Date Num Num Num Name
6 949-320-00 A 9943-0 2 1 1 # UWMS
6A 949-330-00 A 9944-0 # UWMS UP CONV
6B 000-000-00 0 0000-0
6C 949-333-00 C 9948-0 # UWMS MUX
END
#
#
# The UWPORT option modules are composed of plug-in modules.
# The names list in the first column indicate the presence of
# the option modules for the uwport.
#
UWPORT_OPTIONS_HEAD 1
#
# Name Slot Type Rev Num Date
PORT 15 803-596-05 A 1 # 0122-0
NOISE 15 733-104-00 A 1 # 9923-0
PORT 18 803-596-05 A 2 # 0122-0
NOISE 18 733-104-00 A 2 # 9923-0
END
#
# DC Subsystem -
#
# SRC <NUM> [1 - 13]
# (sources 1-5 are MATRIX sources 1-5
# sources 6-13 are DUT sources 1-8)
# HCU <NUM> *[1 - 4]
# REF HCU <NUM> *[1 - 4]
# HVSRC <NUM> *[1 - 4]
# PWRSRC <NUM> [1 - 4]
# DATABITS <NUM> - <NUM> [1 - 192]
#
# ** These instruments share the same seven-slot cage -- only one
# instrument is allowed per slot.
#
DC_SUBSYSTEM
# UBVI 60 1 ( 60V V/I Source in Universal Backplane 1 : slot 14)
# UBVI 60 2 ( 60V V/I Source in Universal Backplane 1 : slot 16)
# UBVI 60 3 ( 60V V/I Source in Universal Backplane 1 : slot 17)
HCU 4
# UBVI 60 5 ( 60V V/I Source in Universal Backplane 1 : slot 18)
# UBVI 60 6 ( 60V V/I Source in Universal Backplane 1 : slot 15)
HCU 7
HCU 8
HCU 9
# UBVI 60 10 ( 60V V/I Source in Universal Backplane 1 : slot 19)
DATABITS 1 - 48
# UB_MATRIX
#
# Testhead 1
# XPTs UB Cage Slot Type
# 1-4 1 2 APU
# 5-8 1 3 APU
# 9-12 1 4 APU
# 13-16 1 5 APU
# 17-20 1 6 APU
# 21-24 1 7 APU
# 25-28 1 8 APU
# 29-32 1 9 APU
# 33-36 1 10 APU
# 37-40 1 11 APU
# 41-44 1 12 APU
# 45-48 1 13 APU
END.
테라 딘 카탈리스트 (TERADYNE Catalyst) 는 반도체 테스트 솔루션의 비용과 복잡성을 최소화하기 위해 설계된 강력하고 고급 최종 테스트 장비입니다. 테스트 시간을 최적화하고, 설치 공간 요구 사항을 줄이고, 장치의 수명 품질을 향상시키도록 설계되었습니다. 촉매 테스트 시스템 (Catalyst test system) 은 최신 기술을 사용하여 테스트 프로세스를 자동화하고 복잡한 테스트 프로그램에 의존하지 않는 장치 내 인텔리전스 (in-unit intelligence) 와 자동화 (automation) 를 사용하여 비용을 절감합니다. 고속 테스트 복제, 병렬 프로그래밍, 통합 진단 및 인텔리전스를 사용하며, 최고 800 MHz의 업계 최고의 테스트 속도를 제공합니다. TERADYNE Catalyst 테스트 머신은 스캐닝 기능, 고성능 (high-operator) 액세스, 고급 장애 위치, 여러 제조업체의 테스트 장치 등 다양한 솔루션을 제공합니다. 원터치 (One-touch) 테스트 설정과 더 빠른 테스트 프로그래밍을 위한 Flexforce 지원을 제공합니다. 또한 Catalyst에서 장애가 발생한 장치를 감지하고 고객에게 배송하지 못하도록 하는 QA 전체 QA (Exhaustive Sensory I/O) 지원을 철저히 실시간으로 모니터링할 수 있는 Quality Yield Controller도 포함되어 있습니다. 또한 고급 디버깅 기능을 통해 보다 빠르고 효율적으로 실험할 수 있습니다. 이러한 기능에는 높은 수준의 추적 가능성 및 전체 자동 테스트 분석이 포함됩니다. 여기에는 자산 수준 하드웨어 솔루션 및 자동화된 테스트 생성 및 실행 기능이 포함됩니다. 이 모델은 또한 정적, 동적, 논리적 장애 범위, 메모리 테스트 및 실시간 모니터링을 지원합니다. TERADYNE Catalyst 최종 테스트 장비는 오늘날 반도체 기업의 높은 수요 및 자동화 솔루션을 충족하도록 설계되었습니다. 테스트 프로세스를 간소화하는 강력한 테스트 시스템을 제공합니다. 고급 자동화, 진단 및 인텔리전스 (Intelligence) 기능을 제공하여 신속하게 장애를 파악하고, 테스트 시간을 줄이고, 비용을 절감하고, 제품의 품질을 향상시킵니다.
아직 리뷰가 없습니다